Andika: Fanout Distribution, Multiplexer, Zero Delay Buffer, PLL: Yes, Ingizo: Clock, Pato: Clock, Idadi ya Mizunguko: 1, Uwiano - Pembejeo: Pato: 2:4,
PLL: Yes, Ingizo: HCSL, LVCMOS, LVDS, LVPECL, Crystal, Pato: HCSL, LVCMOS, LVDS, LVPECL, Idadi ya Mizunguko: 1, Uwiano - Pembejeo: Pato: 2:2,
Andika: Clock Generator, Multiplexer, PLL: Yes with Bypass, Ingizo: LVCMOS, LVTTL, Crystal, Pato: LVCMOS, LVTTL, Idadi ya Mizunguko: 1, Uwiano - Pembejeo: Pato: 2:5,
Andika: Fanout Buffer (Distribution), Zero Delay Buffer, PLL: Yes, Ingizo: CMOS, Pato: CMOS, Idadi ya Mizunguko: 1, Uwiano - Pembejeo: Pato: 1:4,
Andika: Clock Generator, Multiplexer, PLL: Yes with Bypass, Ingizo: LVCMOS, LVTTL, Crystal, Pato: HCSL, LVCMOS, LVDS, LVPECL, LVTTL, Idadi ya Mizunguko: 1, Uwiano - Pembejeo: Pato: 2:7,
Andika: Clock Generator, Multiplexer, PLL: Yes with Bypass, Ingizo: LVCMOS, LVTTL, Crystal, Pato: LVCMOS, LVTTL, Idadi ya Mizunguko: 1, Uwiano - Pembejeo: Pato: 2:7,
Andika: Clock Generator, PLL: Yes, Ingizo: HCSL, LVCMOS, LVDS, LVPECL, Crystal, Pato: HCSL, LVCMOS, LVDS, LVPECL, Idadi ya Mizunguko: 1, Uwiano - Pembejeo: Pato: 2:3,
PLL: Yes, Ingizo: HCSL, LVCMOS, LVDS, LVPECL, Crystal, Pato: HCSL, LVCMOS, LVDS, LVPECL, Idadi ya Mizunguko: 1, Uwiano - Pembejeo: Pato: 2:4,
Andika: Clock Generator, Multiplexer, PLL: Yes with Bypass, Ingizo: LVCMOS, LVTTL, Crystal, Pato: LVCMOS, LVTTL, Idadi ya Mizunguko: 1, Uwiano - Pembejeo: Pato: 2:6,
Andika: Clock Generator, PLL: Yes, Ingizo: HCSL, LVCMOS, LVDS, LVPECL, Crystal, Pato: HCSL, LVCMOS, LVDS, LVPECL, Idadi ya Mizunguko: 1, Uwiano - Pembejeo: Pato: 2:4,
Andika: Clock Generator, Multiplexer, PLL: Yes with Bypass, Ingizo: LVCMOS, LVTTL, Crystal, Pato: LVCMOS, LVTTL, Idadi ya Mizunguko: 1, Uwiano - Pembejeo: Pato: 2:4,
PLL: Yes, Ingizo: HCSL, LVDS, LVPECL, Pato: HCSL, LVCMOS, LVDS, LVPECL, Idadi ya Mizunguko: 1, Uwiano - Pembejeo: Pato: 1:2,
Andika: Fanout Buffer (Distribution), Zero Delay Buffer, PLL: Yes, Ingizo: CMOS, Pato: CMOS, Idadi ya Mizunguko: 1, Uwiano - Pembejeo: Pato: 1:2,
Andika: Clock Generator, Multiplexer, PLL: Yes, Ingizo: Clock, Crystal, Pato: CMOS, Idadi ya Mizunguko: 1, Uwiano - Pembejeo: Pato: 1:8,
PLL: Yes with Bypass, Ingizo: LVCMOS, LVTTL, Pato: LVCMOS, LVDS, LVPECL, LVTTL, Idadi ya Mizunguko: 1, Uwiano - Pembejeo: Pato: 2:6,
Andika: Clock Generator, Multiplexer, PLL: Yes with Bypass, Ingizo: LVCMOS, LVTTL, Crystal, Pato: HCSL, LVCMOS, LVDS, LVPECL, LVTTL, Idadi ya Mizunguko: 1, Uwiano - Pembejeo: Pato: 2:6,
Andika: Clock Generator, Multiplexer, PLL: Yes with Bypass, Ingizo: LVCMOS, LVTTL, Crystal, Pato: HCSL, LVCMOS, LVDS, LVPECL, LVTTL, Idadi ya Mizunguko: 1, Uwiano - Pembejeo: Pato: 2:5,
Andika: Clock Generator, Fanout Distribution, PLL: Yes with Bypass, Ingizo: Clock, Crystal, Pato: CMOS, Idadi ya Mizunguko: 1, Uwiano - Pembejeo: Pato: 1:2,
Andika: Fanout Distribution, Spread Spectrum Clock Generator, Zero Delay Buffer, PLL: Yes, Ingizo: Clock, Pato: CMOS, Idadi ya Mizunguko: 1, Uwiano - Pembejeo: Pato: 1:2,
Andika: Clock Generator, PLL: Yes with Bypass, Ingizo: LVCMOS, LVTTL, Crystal, Pato: LVCMOS, LVDS, LVPECL, LVTTL, Idadi ya Mizunguko: 1, Uwiano - Pembejeo: Pato: 2:8,