Sehemu ya hisa.: 4842
Andika: Clock Generator, Clock Synchronizer, Frequency Translator, Jitter Attenuator, Multiplexer, PLL: Yes with Bypass, Ingizo: HCSL, LVCMOS, LVDS, LVHSTL, LVPECL, LVTTL, SSTL, Pato: LVPECL, Idadi ya Mizunguko: 1, Uwiano - Pembejeo: Pato: 3:2,